999精品在线视频,手机成人午夜在线视频,久久不卡国产精品无码,中日无码在线观看,成人av手机在线观看,日韩精品亚洲一区中文字幕,亚洲av无码人妻,四虎国产在线观看 ?

基于FPGA的數字時鐘管理電路設計應用

2018-05-04 04:38:58劉立巖中國船舶重工集團公司第七二三研究所江蘇揚州225101
艦船電子對抗 2018年1期
關鍵詞:測量信號設計

劉立巖(中國船舶重工集團公司第七二三研究所,江蘇 揚州 225101)

0 引 言

現場可編程門陣列(FPGA)作為一種高集成的可編程邏輯器件,具有設計靈活、周期短、開發費用低等特點,是數字系統電路設計中非常通用的器件,其重要性不言而喻[1]。隨著現代工藝的發展,FPGA芯片向高密度、高速度、高性能和系統化的方向發展,而且FPGA開發工具的智能化功能強大,隨時可以更改設計,便于配置更新,同時實現設計仿真,更便于及時優化設計,減少了很多浪費,并降低了研發周期等風險。在FPGA芯片的設計中,對時鐘管理電路的時間測量精度要求越來越高,使得時鐘管理受到更多的關注并蓬勃發展[2]?;贔PGA的時間數字管理電路具有靈活性、可重配性、開發周期短等優點,日益優化的時間測量精度可以滿足各測量領域的要求。

1 FPGA介紹

基于FPGA設計的時鐘管理電路的主要作用是實現倍頻,并通過設計語言進行程序實現,主要的應用流程如圖1所示[3]。

圖1 完整的FPGA/CPLD設計流程

為了適應大規模FPGA設計中多時鐘、高速度、低實驗的要求,芯片選用Xilinx公司的Virtex-Ⅱ系列,其內部最高運行時鐘為420 MHz,選用其中的xc2v1000-5。芯片內提供了8個高精度數字時鐘管理器(DCM),可以保證芯片內時鐘信號的零傳送延遲時間,并具有去不對稱性功能(De-skew),同時可以方便地實現對時鐘信號的常用控制,如移相、倍頻等[2]。在Virtex-Ⅱ系列器件中,DCM的標準原型如圖2所示[4]。

圖2 數字時鐘管理器

2 實際應用仿真

本文的數字時鐘電路是基于Xilinx公司推出的Virtex-II系列開發板進行研發設計的,該開發板的主要芯片是xc2v1000。

開發板的實物圖如圖3所示。

圖3 Virtex-Ⅱ開發板實物圖

Virtex-Ⅱ是Xilinx公司推出的一項針對高性能可編程解決方案的首個平臺級FPGA器件,可為嵌入式系統提供高度靈活、加快上市時間的可編程應用平臺。xc2v1000屬于Xilinx公司產品系列中的一款芯片,Virtex-Ⅱ產品的配置模式和下載流程如表1所示[2-5]。

表1 Virtex-Ⅱ系列器件下載配置模式設置表

Virtex-Ⅱ系列器件下載配置流程如圖4所示。

圖4 Virtex-Ⅱ系列器件下載配置流程圖

選用Virtex-Ⅱ系列器件的xc2v1000-5BG575,內置資源如表2所示[5]。

通過仿真,移相后的各個時鐘及等效時鐘如圖5、圖6所示,其中clk00000~clk11111表示移相后的各個時鐘,clk表示等效時鐘,s00表示待測信號。

本文采用了200 MHz的計數時鐘,經90°移相后,系統原理誤差Ts=1/(200 MHz×4)=1.25 ns;所采用的計數器計數原理是FPGA對恒溫晶體振蕩器提供的100 MHz時鐘進行二倍頻得到200 MHz時鐘,再對200 MHz時鐘進行4路移相,各路移相后的時鐘彼此相差90°。每一路200 MHz移相時鐘驅動一路計數器工作,同時保證計數時刻的一致性,再在信號前沿到達時刻將各路計數器的輸出鎖存相加,以達到800 MHz的計數精度[6-7]。造成系統測量誤差的來源主要有系統原理誤差Ts,時鐘相移誤差Tp,計數時鐘抖晃誤差Tc和信號延遲誤差Td[8]。

表2 xc2v1000-5BG575內置資源

圖6 脈寬測量仿真圖

當采用200 MHz的計數時鐘時,系統原理誤差Ts=1.25 ns,時鐘移相誤差Tp指4路時鐘信號之間本身的相位偏移,根據芯片提供的參數,其最大值Tp為Tp=150 ps,計數時鐘抖晃是指DCM輸出時鐘信號本身周期的偏差,其最大值Tc為Tc=150 ps[2-10],芯片內部的信號延遲誤差在設計時可以通過調整內部元器件的放置和連線減至最小,或通過增減門電路使各信號延遲時間盡可能相同。

3 結束語

本文介紹了電子研發領域應用FPGA芯片數字時鐘管理方法的流程和經驗。首先由需求入手,將對數字時鐘管理的方法轉化為開發印制電路,再根據移相時鐘、等效時鐘分析不同的誤差,最終在脈寬測量用例中得到了數字時鐘管理流程的結論。以不同的角度描述數字時鐘管理在脈寬測量應用的功能。通過實際的工程應用,得出系統測量誤差為T=Ts+Tp+Tc+Td,其最大值小于2 ns,可以滿足高精度測量系統的要求,從而應用于各高精度時間脈寬測量領域?;贔PGA的數字時鐘管理設計應用具備了設計效率,達到了時間測量精度,能夠滿足各測量領域的設計要求,提高了設計質量。

[1] 張振.FPGA內數字時鐘管理模塊的研究與設計[M].西安:西安電子科技大學,2014.

[2] 謝登科,徐端頤,齊國生,張啟程.基于數字移相的高精度脈寬測量系統及其FPGA實現[J].電子技術應用,2004(1):27-29.

[3] 范歡歡.基于FPGA的時間轉換電路的若干關鍵技術的研究[M].合肥:中國科技大學,2015.

[4] 任曉東,文博.CPLD/FPGA高級應用開發指南[M].北京:電子工業出版社,2003.

[5] 孫航.Xilinx可編程邏輯器件的高級應用與設計技巧[M].北京:電子工業出版社,2004.

[6] 唐海峰.基于FPGA的時間測量電路的研究[M].昆明:昆明理工大學,2016.

[7] 鄭卉卉.高精度到達時間及脈寬測量[M].鎮江:江蘇科技大學,2007.

[8] 王康,黃樂天,李廣軍.一種異步電路設計的FPGA全流程驗證方法[J].微電子學與計算機,2014,31(5):184-187.

[9] 史毅.FPGA在高精度脈寬測量系統中的應用[J].科技創新與應用,2014(28):290.

[10] 陳波,王鐵.FPGA在直接數字波形合成寬帶信號源中的應用[J].艦船電子對抗,2010,33(3):77-79.

猜你喜歡
測量信號設計
信號
鴨綠江(2021年35期)2021-04-19 12:24:18
完形填空二則
把握四個“三” 測量變簡單
滑動摩擦力的測量和計算
瞞天過?!律O計萌到家
藝術啟蒙(2018年7期)2018-08-23 09:14:18
基于FPGA的多功能信號發生器的設計
電子制作(2018年11期)2018-08-04 03:25:42
滑動摩擦力的測量與計算
設計秀
海峽姐妹(2017年7期)2017-07-31 19:08:17
有種設計叫而專
Coco薇(2017年5期)2017-06-05 08:53:16
測量
主站蜘蛛池模板: 香蕉精品在线| 亚洲天堂网在线播放| 狠狠色丁婷婷综合久久| 一本色道久久88综合日韩精品| 亚洲精品777| 中文无码影院| 在线不卡免费视频| 亚洲国产亚洲综合在线尤物| 久久国产精品波多野结衣| 日韩在线第三页| 久久久久国产精品熟女影院| 四虎成人精品| 青青草原国产免费av观看| 国产美女主播一级成人毛片| 日韩免费视频播播| 91青青在线视频| 欧美日本在线观看| 精品久久久无码专区中文字幕| 亚洲美女AV免费一区| 国产无码在线调教| 国产成人无码综合亚洲日韩不卡| 色噜噜在线观看| 噜噜噜久久| 亚洲水蜜桃久久综合网站| 色综合中文综合网| yjizz视频最新网站在线| 在线观看国产精品第一区免费| 亚洲成人黄色在线观看| 国产精品精品视频| 天天爽免费视频| 婷婷亚洲视频| 狼友视频国产精品首页| 亚洲国产欧美中日韩成人综合视频| 亚洲啪啪网| 伊人激情久久综合中文字幕| 成·人免费午夜无码视频在线观看| 丰满人妻一区二区三区视频| 美女被操91视频| 一本二本三本不卡无码| 中文字幕亚洲另类天堂| 97国产成人无码精品久久久| 91年精品国产福利线观看久久| 黄色在线网| 久草中文网| 久久精品视频亚洲| 国产chinese男男gay视频网| 欧美一区二区精品久久久| 99精品视频九九精品| 免费又黄又爽又猛大片午夜| 伊人久久久久久久久久| 午夜无码一区二区三区| 91在线高清视频| 九九这里只有精品视频| 欧美日韩免费观看| 国产精品任我爽爆在线播放6080| 波多野结衣在线一区二区| 午夜性爽视频男人的天堂| 一级毛片基地| 九色综合视频网| 夜夜爽免费视频| 四虎永久免费地址| 人妻出轨无码中文一区二区| 在线观看亚洲天堂| 青青草国产免费国产| 国产va欧美va在线观看| 91尤物国产尤物福利在线| 老司机精品一区在线视频| 国产黄在线观看| 久久精品亚洲热综合一区二区| 亚洲无码日韩一区| 91久久大香线蕉| 久久情精品国产品免费| 2021精品国产自在现线看| 国产真实乱子伦精品视手机观看| 久久久四虎成人永久免费网站| 综合色在线| 久久国产精品娇妻素人| 精品久久国产综合精麻豆| 国产精品专区第1页| 国产裸舞福利在线视频合集| 色丁丁毛片在线观看| 黄色污网站在线观看|