閻婷婷
【摘要】 由于大功率短波發射機工作環境的特殊性,高頻信號極容易對弱電信號產生干擾,造成錯誤指令,影響整個系統的運行,抗干擾設計在發射機自動調諧系統中至關重要。
【關鍵字】 高頻 大功率短波發射機 抗干擾
電磁干擾(Electromagnetic Interference,EMI)是干擾電纜信號并降低信號完好性的電子噪音,EMI通常由電磁輻射發生源(干擾源)產生,是干擾源把一個電網絡上的信號耦合(干擾)到另一個電網絡的現象。根據介質的不同,電磁干擾可分為傳導干擾和輻射干擾兩種;其中,傳導干擾的通過導電介質耦合;輻射干擾通過空間耦合。在高速PCB及系統設計中,高頻信號線、集成電路的引腳、各類接插件等都可能成為具有天線特性的輻射干擾源,能發射電磁波并影響其他系統或本系統內其他子系統的正常工作。大功率短波發射機房的電磁環境較差,主要是由于高頻信號、殘波輻射等的干擾,極易對線路產生影響,造成邏輯誤動作,嚴重時會影響整個系統的運行,是影響設備正常運轉的重大隱患。因此,發射機自動調諧系統設計中的抗干擾設計,是一個尤為重要的環節。PSM型150kW短波發射機自動調諧系統的抗干擾設計主要有三個方面:運用屏蔽技術和接地技術消除干擾、限位信號處理及FPGA內部抗干擾性設計。
一、運用屏蔽技術和接地技術消除干擾
為有效的抑制電磁波的輻射和傳導及高次諧波引發的噪聲電流,將電機、驅動器和調諧系統的連線都采用屏蔽線,將屏蔽線的銅皮接地;將屏蔽線用銅管包住,拐彎處用蛇皮線轉接,蛇皮線接地。
二、限位信號的處理
電機的限位信號是非常重要的信號,下限位信號作為精確定位的參考點,上限位信號作為防止電機誤動作而損壞元件的保護信號,由于在邏輯上設計的是電機轉動到上限位時FPGA只能送出反轉信號,不能夠正轉;電機轉動到下限位FPGA只能夠送出正轉信號,不能夠反轉,此為在邏輯上對電機限位進行保護。當電機限位信號被干擾時,若上限位被干擾,則電機無法正轉,反之無法反轉。
FPGA輸入電路是發光二極管的N極,并且串入一個限流電阻,限位開關也采用光電三極管的集電極進行輸出,由于限流電阻的存在,使得限位開關的三極管不能夠很好的工作在開關狀態,造成在正常狀態下(電機不在限位時),三極管不能很好的導通,而是工作在放大區,使得輸入電壓過高,從而會引入干擾為了增強其抗干擾性能,引入限位比較器,如圖1所示。
左邊的一個凹槽狀的器件即為光電限位開關,由兩個器件組成,一個發射端、一個接收端,發射端的發光二極管采用330Ω1/2W的電阻限流,S1為機械開關,平時為長閉狀態,一般只有光電限位損壞才能夠起作用,損壞后需對光電限位進行檢修。當電機不在限位狀態時,擋片離開凹槽,此時光敏三極管導通,由于有R2的上拉電阻存在,并且電阻值為10KΩ,使得光敏三極管很好的導通,工作在飽和狀態,將放大器LM324的正向輸入端拉低,電平接近于0;此時調節電位器R3的值,使得LM324的反向輸入端變高,當電壓高過線上進入的串擾電壓時,即可將干擾信號濾除,并且將邏輯“0”送入FPGA輸入端。當電機轉動到限位時,必須使得LM324的正向輸入端足夠大,即高于反向輸入端的電壓,此時將邏輯“1”送入FPGA進行判斷。此電路濾除干擾的關鍵是使得限位開關工作到飽和狀態,并且引入門限電壓。
三、FPGA內部抗干擾性設計
很多輸入信號送入FPGA并不是直接進行判斷,而是采用時鐘采樣的方式先進行濾波,將可能產生毛刺的信號進行處理,一般是根據信號的性質采取不同的措施,這里不再贅述。同外部電路以及外部相關線路相比,在FPGA內部產生的信號不會被干擾。所以,FPGA的抗干擾性設計的基本原則就是盡量免去不必要的外部輸入信號,將大部分的信號盡可能的作到芯片內部。對于2路腔體、6路、8路電感,要求只能夠在粗調過程中可以轉動,在細調過程或播音過程中,不允許此3路電機動作。根據現場情況經驗,在系統進入細調過程中,高頻信號封鎖解除,很容易引入干擾,嚴重時也會干擾碼盤計數脈沖,造成2、6、8路動作,引起打火。解決辦法是在FPGA內部直接利用狀態信號“粗調細調”信號進行控制,在細調過程中,利用“粗調細調”狀態信號將實際位置計數器的計數脈沖封鎖,濾除干擾脈沖,同時強行將2路氣泵控制信號封鎖,將2、6、8路電機的控制脈沖封鎖。
為了確保運轉在高頻環境下的弱電設備正常使用,其抗干擾設計,尤其是自動控制系統的抗干擾設計極為重要。對弱電設備的選型、弱電系統的組成配置、電纜管線的布置、系統調校時分析干擾性質及來源等全過程均需采取有效的措施,以確保整個弱電系統的電磁兼容性滿足要求。