7月22日,Virage Logic公司和中芯國際集成電路有限公司共同宣布其長期合作伙伴關系擴展到40nm的低漏電工藝技術。Virage Logic公司和中芯國際從最初的130nm工藝合作起便為雙方共同的客戶提供具高度差異的 IP,涵蓋的工藝廣泛還包含90nm以及65nm。根據協議條款,系統級芯片(SoC)設計人員將能夠使用Virage Logic開發的,基于中芯國際40nm低漏電工藝的 SiWare? 存儲器編譯器、SiWare?邏輯庫、SiPro? MIPI硅知識產權(IP)和 Intelli? DDR IP。除此之外這方面的一個新協議的關鍵將提供中芯國際Virage Logic先進的STAR?記憶系統和STAR?量率加速器工具,以加速中芯國際關于40nm低漏電工藝記憶的技術開發,測試以及產量的提升。
“作為中國首屈一指的代工廠,我們與 Virage Logic公司拓展合作伙伴關系將使中芯國際能夠提供更多業界領先的40nm低漏電工藝的半導體 IP,這不僅能滿足來自中國本地的系統級芯片開發人員的需要,亦將助益我們開發全球半導體市場。”中芯國際資深副總裁兼首席商務官季克非表示,“中芯國際正采取積極措施提升客戶更先進的技術。與Virage Logic的合作關系可為我們的客戶提供將來遷移到40nm的一個相對容易的途徑。”
(本刊通訊員)