[李小文 薛堯 黃菲 譚博]
多核DSP中FFTC協處理器在LTE-A下的應用*
[李小文 薛堯 黃菲 譚博]
隨著無線通信系統傳輸數率的不斷提升,采用單核DSP進行數字基帶處理的系統漸漸不能滿足日益增加的復雜度及實時性要求,多核并行模式以及協處理器的加入逐漸被廣泛應用。針對于此,基于LTE-A系統下物理層鏈路的實現,采用TI 推出的TMS320C6670高性能4核處理器,其中多核架構特性優點以及快速傅里葉變換協處理器(FFTC)的使用,將有效減少開發難度以及提高數據處理速度,大幅提升LTE-A數字基帶系統處理性能。
FFTC 多核導航 數據包 LTE-A
李小文
碩導,教授,研究員,男,重慶郵電大學重慶市移動通信技術重點實驗室,主要研究方向為移動通信,TD-LTE 系統開發研究。
薛堯
碩士研究生,男,重慶郵電大學重慶市移動通信技術重點實驗室,主要研究方向:多核DSP在LTE中的應用。
黃菲
碩士研究生,男,重慶郵電大學重慶市移動通信技術重點實驗室,主要研究方向:物理層研究與DSP實現。
譚博
碩士研究生,男,重慶郵電大學重慶市移動通信技術重點實驗室,主要研究方向:物理層研究與DSP實現。
DSP是對數字信號進行高速實時處理的專用處理器,在當今的數字化的背景下,DSP以其高性能和軟件可編程等特點,已經成為電子工業領域增長最迅速的產品之一[1]。但是隨著應用領域的擴大以及產品性能的日益豐富,數字信號處理平臺發展趨向大計算量、大帶寬、高集成度的特點,人們對數字信號處理器數據處理速度和計算性能提出了更高的要求[2]。……