999精品在线视频,手机成人午夜在线视频,久久不卡国产精品无码,中日无码在线观看,成人av手机在线观看,日韩精品亚洲一区中文字幕,亚洲av无码人妻,四虎国产在线观看 ?

一種基于FPGA+ADS130E08多路同步數(shù)據(jù)采集系統(tǒng)設計

2015-07-27 07:38:36張文俊汪相坤成印沙王洪亮李緒勇河南許繼智能科技股份有限公司河南許昌461000
山東工業(yè)技術 2015年19期

張文俊,汪相坤,成印沙,王洪亮,李緒勇(河南許繼智能科技股份有限公司,河南 許昌 461000)

一種基于FPGA+ADS130E08多路同步數(shù)據(jù)采集系統(tǒng)設計

張文俊,汪相坤,成印沙,王洪亮,李緒勇
(河南許繼智能科技股份有限公司,河南許昌461000)

摘要:隨著電網(wǎng)系統(tǒng)的持續(xù)發(fā)展,電力自動化系統(tǒng)逐漸的對配電側電壓等級的綜保測控裝置提出了AD數(shù)據(jù)的高精度、動作可靠要求。本設計方案在CPU(8313)和ADS130E08之間設計了一個利用可編程邏輯器件FPGA自帶的核心模塊實現(xiàn)的一個模塊和FIFO緩沖區(qū),接收后的數(shù)據(jù)存入FIFO緩沖區(qū),這樣的目的是解決主頻300MHz以上高速CPU與低速外設的矛盾。

關鍵詞:FPGA;ADS130E08;模數(shù)轉換器模塊;FIFO

綜保裝置通過銅芯電纜采集多路模擬量信號,或多或少的存在各種干擾信號.配電側電壓等級的裝置采用逐次逼近型ADC來實現(xiàn)數(shù)據(jù)的采集,采樣的數(shù)據(jù)進行實時補償后近似的等同于同步數(shù)據(jù)采樣數(shù)據(jù)。這些方案采樣速度一般、控制要求低,所以一通道都需要基于負反饋運放的抗混疊濾波器.所以,實現(xiàn)起來元器件多,外設多,分立的元器件會引入干擾,而去除干擾需在軟件上占用CPU的資源。本文提一種使ADS130E08的AD芯片實現(xiàn)多路同步數(shù)據(jù)采集的實現(xiàn)方案。

1 硬件系統(tǒng)的分析與設計

ADS130E08是一款8通道、同步采樣、16位、三角積分(ΔΣ)模數(shù)轉換器(ADC),此轉換器帶有內置可編程增益放大器(PGA),內部基準,和一個外部振蕩器接口。ADS130E08每通道上提供一個靈活的輸入多路復用器,此多路復用器可獨立連接至內部生成的信號來實現(xiàn)測試、溫度、和故障檢測。

本設計中ADS130E08的設計如圖1:

圖1中全部8路的采樣通道配置的一樣,做成了通用型設計,從其中一路采樣通道可以計算出采樣的電壓范圍為壓差0.8伏,每個通道增益設置為2,參考電壓為2.5伏,為了提高采樣精度,使用了一個低噪聲高精度運放OPA211;

2 系統(tǒng)的軟件設計

ADS130E08通過一個串行接口輸出采樣數(shù)據(jù),DIN為輸入數(shù)據(jù)端口,DOUT為輸出數(shù)據(jù)端口,DRDY為有效數(shù)據(jù)準備就緒端口為,SCLK為輸出串行時鐘.ADS130E08串行輸出時序圖如圖2所示,DRDY是有效數(shù)據(jù)就緒信號.它在第一個SCLK下降沿返回高電平,低電平表示一幀數(shù)據(jù)的開始,如果CS信號為低電平,這3個信號就有效,變換為高電平,4個信號均為初始的高阻狀態(tài).在本設計中。CPU初始化后把CS置位成高電平。無采樣有效數(shù)據(jù)傳輸情況,DRDY信號輸出高電平.當有采樣數(shù)據(jù)要輸出的時候,DRDY信號置位為低電平.低電平寬度近似等于1個SCLK周期。當沒有輸出時.SCLK置位低電平,DRDY從低電平變置位高電平后.SCLK時鐘信號上升沿后數(shù)據(jù)輸出,SCLK占用16x6+24個周期.由于SCLK頻率不高,在用CPU的串行接口接收數(shù)據(jù)時.CPU接收120位得有效數(shù)據(jù),接收這樣一幀數(shù)據(jù)大約需要96us的時間,而CPU通過異步FlFO得到數(shù)據(jù).8313控制器CPU總線速度很快.例如讀取一個字節(jié)數(shù)據(jù)約100 ns.讀走一幀數(shù)據(jù)約為100nsxl5=1.5us(cpu總線寬度設計為16位,小于19位數(shù)據(jù),所以在讀取FIFO巾數(shù)據(jù)時.把采樣標號鎖存到一個暫存寄存器中,讀取采樣數(shù)據(jù)后再讀取通道號,所以讀取全部數(shù)據(jù)需要12次)。這樣做提高了CPU的利用效率。

FPGA中使用的FIFO和串并轉換模塊作為高速CPU和ADS130E08之間的外置軟模塊.FPGA中串并轉換模塊輸出的串行采樣數(shù)據(jù)轉換成19位的并行數(shù)據(jù)(采樣數(shù)據(jù)占16位,采樣標占3位)寫入FlFO.如此,可編程邏輯器件FPGA自帶的核心模塊實現(xiàn)的一個模塊和FIFO緩沖區(qū)一旦接收完成采樣的有效的數(shù)據(jù)便向通過一個常用端口輸出中斷信號于CPU,CPU內部中斷程序中讀出采樣有效數(shù)據(jù)(附加采樣的標號)。通知CPU讀取FIF0中的數(shù)據(jù)。這樣CPU可以和外部低速的FIFO的在速度上配合完整.有利于高速CPU有更大的效率去處理其他的實時任務。本設計中的FIFO是利用ISE10.1中的參數(shù)化的IP核在FPGA芯片的實現(xiàn)。以上數(shù)據(jù)均做成模塊化,以方便適時調整;

3 結束語

本文利用ADS130E08設計一個通用的多路數(shù)據(jù)采集系統(tǒng),通過利用可編程邏輯器件FPGA自帶的核心模塊實現(xiàn)的一個模塊和FIFO緩沖區(qū),系統(tǒng)采樣硬件電路的設計大大簡化,同時方便并且減輕了高速CPU多任務處理采樣數(shù)據(jù)的負擔,CPU不在直接用串行接口接收ADS130E08芯片輸出的數(shù)據(jù),只需把ADC輸出的每幀數(shù)據(jù)存入可編程邏輯器件FPGA自帶的核心模塊實現(xiàn)的一個模塊和FIFO緩沖區(qū),并上送一個中斷信號,在主CPU的中斷子程序中快速讀出采樣數(shù)據(jù)。提高了采樣精度,同時提高了整個系統(tǒng)的實時性和準確性。

參考文獻:

[1]Freescale semiconductor.MPC8313 DataSheet[EB/OL].(2007) [2010-07].

[2]Texas Instruments Inc 16bit 8KSPS Sampling ANALOG TO DIAITALCONVERTER ADS130E08 2001.

[3]褚振勇,翁木云.FPGA設計及應用[M].西安:西安電子科技大學出版社,2002.

主站蜘蛛池模板: 国产亚洲欧美在线人成aaaa| 午夜爽爽视频| 成人免费网站在线观看| 亚洲欧美另类中文字幕| 亚洲精品久综合蜜| 日本午夜影院| 萌白酱国产一区二区| 久久99热66这里只有精品一| 91福利免费视频| 在线观看亚洲精品福利片| 国产亚洲高清视频| 国产成人h在线观看网站站| 国产熟睡乱子伦视频网站| 欧美日韩国产在线人成app| 另类综合视频| 亚洲a级在线观看| av在线人妻熟妇| 99re热精品视频中文字幕不卡| 欧美色视频网站| 亚洲男人的天堂网| 天天躁日日躁狠狠躁中文字幕| 一级爱做片免费观看久久| 青青青草国产| 夜色爽爽影院18禁妓女影院| 免费一级成人毛片| 国产成人高清精品免费| www.亚洲一区二区三区| 亚洲国产91人成在线| 午夜日b视频| 无码专区国产精品第一页| 国产精品男人的天堂| 在线观看无码a∨| 欧美成人精品在线| 亚洲无码91视频| 毛片网站观看| 国产尤物在线播放| 国产成人精品视频一区二区电影 | 久久中文字幕不卡一二区| 亚洲欧洲日产无码AV| 欧美三级日韩三级| 久久国产黑丝袜视频| 免费无码一区二区| 女人18毛片一级毛片在线 | 在线观看网站国产| 国产精品青青| 亚洲天堂精品在线| 国产av剧情无码精品色午夜| 亚洲人在线| 国产一区二区三区在线观看视频 | 久久综合成人| 国产天天色| 99热这里只有免费国产精品| 欧美激情第一欧美在线| 免费看久久精品99| 国产精品亚洲一区二区在线观看| 高清久久精品亚洲日韩Av| 亚洲人成在线免费观看| 91麻豆精品视频| 毛片久久久| 伊人AV天堂| 国产精品九九视频| 欧美成人一级| 高清无码一本到东京热| 亚洲天堂777| 永久免费av网站可以直接看的| 国产亚洲欧美在线中文bt天堂| 色综合狠狠操| 欧美日韩一区二区三区四区在线观看| 91精品国产一区自在线拍| 亚洲全网成人资源在线观看| 四虎精品国产永久在线观看| 内射人妻无码色AV天堂| 99人体免费视频| 女人18毛片水真多国产| 茄子视频毛片免费观看| 国产精品男人的天堂| 亚洲精品第一页不卡| 暴力调教一区二区三区| 久久先锋资源| 亚洲va欧美ⅴa国产va影院| 夜夜高潮夜夜爽国产伦精品| 国产日韩欧美成人|