999精品在线视频,手机成人午夜在线视频,久久不卡国产精品无码,中日无码在线观看,成人av手机在线观看,日韩精品亚洲一区中文字幕,亚洲av无码人妻,四虎国产在线观看 ?

短波接收機中基于DDS-PLL的頻率合成器的分析

2014-09-01 15:46:10王健
新媒體研究 2014年12期

王健

摘要由于PLL(Phase Locking Loop,鎖相環)的頻率轉換速率與分辨率較低,而DDS(Direct Digital Synthesizer,直接數字頻率合成器)所產生的頻率純度不高,基于DDS-PLL的頻率合成器能很好的解決上述問題,文章對一種基于DDS-PLL的頻率合成器進行分析。分析表明,基于DDS-PLL的頻率合成器所產生的頻率信號具有高穩定性、高精度、高分辨率與低相噪的優點。

關鍵詞DDS;PLL;VCO;LPF

中圖分類號:TN74 文獻標識碼:A 文章編號:1671-7597(2014)12-0046-01

短波接收機把頻率合成器[1]所輸出的頻率信號與所收到的射頻信號進行混頻,從而把高頻信號變成中頻信號,便于進行后續的信號處理。可見,頻率合成器的性能直接影響接收機的性能。而常用的頻率合成方法有[2]:DS(Direct Synthesizer,直接合成)、PLL與DDS。

這三種方法各有優缺點。DS的原理與實現都比較簡單,但是其輸出的頻率范圍較窄,而且輸出信號的精度、穩定性都較差。雖然PLL能夠輸出具有較好頻譜質量的高頻信號,但是該信號的分辨率并不高,并且其不支持高速的頻率切換[3]。對于DDS而言,其不僅能夠提供高速的頻率切換,還能夠輸出精度高、噪聲低、穩定性好的頻率信號,但是其輸出的頻率范圍較窄[4]。而DDS與PLL相結合的頻率合成器能很好的解決上述問題。

1DDS-PLL的頻率合成器的原理

基于DDS-PLL的頻率合成器的原理圖如圖1所示。從圖1中可以看出,頻率合成器由DDS、LPF、PLL、VCO組成。其中,為振蕩器所輸出的頻率信號,其作為DDS的參考頻率,而DDS所輸出的信號經LPF濾波后作為PLL的時鐘源。的值由DDS的頻率控制字所決定。VCO的輸出為所需要的頻率信號。

圖1基于DDS-PLL的頻率合成器的原理圖

1.1 DDS

DDS的環路輸出信號由參考頻率、頻率控制字,累加器字長所決定,其關系為:

(1)

從公式(1)可以看出,越大,DDS的頻率分辨率越好。

1.2 PLL

PLL工作流程為:在PLL內有存在兩個獨立的計數器A與N,并且A的計數范圍小于N。當PLL剛開始工作時,兩個計數器同時從零開始計數,此時前置分頻器工作在÷(V+1)狀態;當A記到最大值時,前置分頻器改變工作狀態,變成÷,同時停止計數,而當B記到最大值時,前置分頻器改變工作狀態,變成÷(V+1),同時A與B清零,重新從零開始計數。

1.3 VCO

1)VCO的輸出信號的帶寬必須滿足系統要求。

2)VCO輸出信號的頻率穩定性要高,即信號偏移始終處于環路同步范圍內。

3)盡量減少VCO的相位噪聲。

4)盡量減少VCO輸出信號的非線性失真。

5)盡量較少VCO的控制電壓的噪聲與雜波。

6)在滿足同步范圍要求的前提下,盡量減少壓控靈敏度。

圖2VCO的電路圖

2性能分析

寄生邊帶抑制能力與相位噪聲的大小是衡量頻率合成器性能的兩個重要指標。寄生邊帶產生的原因主要有兩個:一是VCO的輸入信號中含有雜波,從而導致其輸出的頻率信號包含雜波成分;二是鑒相器的輸出含有紋波電壓。為了改善頻率合成器的寄生邊帶抑制能力,通常會適當減少頻率合成器的帶寬與分頻比N,從而使得雜波的頻譜處在LPF的阻帶內,但是當過小時,會對PLL的捕獲性能產生影響。而為了減少相位噪聲,可以從以下三個方面入手:一是環路參數的設計方面;二是使用積分濾波器作為LPF;三是選用低噪、高穩定的振蕩器。

3總結

該頻率合成器所產生的頻率信號具有高穩定性、高精度、高分辨率與低相噪的優點。因此,該頻率合成器具有很好地工程與應用價值。

參考文獻

[1]Sun Jinglin, Xu Feng, Zhao Mingzhong. Design and debugging of short wave frequency synthesizer [J].Modern Electronics Technique, 2011,34(23):51-55.

[2]邱迎鋒,劉光斌.頻率合成技術:歷史、現狀及發展[J].工業儀表與自動化裝置,2005(05):12-14.

[3]Xie Xie. Design and implementation of a frequency synthesizer with low phase noise and quick frequency charging. Electronic Science and Technology,2012,25(7):21-25.

[4]Ren Peng, Zhou Ziwei,Zhu hong. Design and implementation of local oscillator based on DDS and PLL. Modern Electronics Technique, 2009,32(9):115-119.

endprint

摘要由于PLL(Phase Locking Loop,鎖相環)的頻率轉換速率與分辨率較低,而DDS(Direct Digital Synthesizer,直接數字頻率合成器)所產生的頻率純度不高,基于DDS-PLL的頻率合成器能很好的解決上述問題,文章對一種基于DDS-PLL的頻率合成器進行分析。分析表明,基于DDS-PLL的頻率合成器所產生的頻率信號具有高穩定性、高精度、高分辨率與低相噪的優點。

關鍵詞DDS;PLL;VCO;LPF

中圖分類號:TN74 文獻標識碼:A 文章編號:1671-7597(2014)12-0046-01

短波接收機把頻率合成器[1]所輸出的頻率信號與所收到的射頻信號進行混頻,從而把高頻信號變成中頻信號,便于進行后續的信號處理。可見,頻率合成器的性能直接影響接收機的性能。而常用的頻率合成方法有[2]:DS(Direct Synthesizer,直接合成)、PLL與DDS。

這三種方法各有優缺點。DS的原理與實現都比較簡單,但是其輸出的頻率范圍較窄,而且輸出信號的精度、穩定性都較差。雖然PLL能夠輸出具有較好頻譜質量的高頻信號,但是該信號的分辨率并不高,并且其不支持高速的頻率切換[3]。對于DDS而言,其不僅能夠提供高速的頻率切換,還能夠輸出精度高、噪聲低、穩定性好的頻率信號,但是其輸出的頻率范圍較窄[4]。而DDS與PLL相結合的頻率合成器能很好的解決上述問題。

1DDS-PLL的頻率合成器的原理

基于DDS-PLL的頻率合成器的原理圖如圖1所示。從圖1中可以看出,頻率合成器由DDS、LPF、PLL、VCO組成。其中,為振蕩器所輸出的頻率信號,其作為DDS的參考頻率,而DDS所輸出的信號經LPF濾波后作為PLL的時鐘源。的值由DDS的頻率控制字所決定。VCO的輸出為所需要的頻率信號。

圖1基于DDS-PLL的頻率合成器的原理圖

1.1 DDS

DDS的環路輸出信號由參考頻率、頻率控制字,累加器字長所決定,其關系為:

(1)

從公式(1)可以看出,越大,DDS的頻率分辨率越好。

1.2 PLL

PLL工作流程為:在PLL內有存在兩個獨立的計數器A與N,并且A的計數范圍小于N。當PLL剛開始工作時,兩個計數器同時從零開始計數,此時前置分頻器工作在÷(V+1)狀態;當A記到最大值時,前置分頻器改變工作狀態,變成÷,同時停止計數,而當B記到最大值時,前置分頻器改變工作狀態,變成÷(V+1),同時A與B清零,重新從零開始計數。

1.3 VCO

1)VCO的輸出信號的帶寬必須滿足系統要求。

2)VCO輸出信號的頻率穩定性要高,即信號偏移始終處于環路同步范圍內。

3)盡量減少VCO的相位噪聲。

4)盡量減少VCO輸出信號的非線性失真。

5)盡量較少VCO的控制電壓的噪聲與雜波。

6)在滿足同步范圍要求的前提下,盡量減少壓控靈敏度。

圖2VCO的電路圖

2性能分析

寄生邊帶抑制能力與相位噪聲的大小是衡量頻率合成器性能的兩個重要指標。寄生邊帶產生的原因主要有兩個:一是VCO的輸入信號中含有雜波,從而導致其輸出的頻率信號包含雜波成分;二是鑒相器的輸出含有紋波電壓。為了改善頻率合成器的寄生邊帶抑制能力,通常會適當減少頻率合成器的帶寬與分頻比N,從而使得雜波的頻譜處在LPF的阻帶內,但是當過小時,會對PLL的捕獲性能產生影響。而為了減少相位噪聲,可以從以下三個方面入手:一是環路參數的設計方面;二是使用積分濾波器作為LPF;三是選用低噪、高穩定的振蕩器。

3總結

該頻率合成器所產生的頻率信號具有高穩定性、高精度、高分辨率與低相噪的優點。因此,該頻率合成器具有很好地工程與應用價值。

參考文獻

[1]Sun Jinglin, Xu Feng, Zhao Mingzhong. Design and debugging of short wave frequency synthesizer [J].Modern Electronics Technique, 2011,34(23):51-55.

[2]邱迎鋒,劉光斌.頻率合成技術:歷史、現狀及發展[J].工業儀表與自動化裝置,2005(05):12-14.

[3]Xie Xie. Design and implementation of a frequency synthesizer with low phase noise and quick frequency charging. Electronic Science and Technology,2012,25(7):21-25.

[4]Ren Peng, Zhou Ziwei,Zhu hong. Design and implementation of local oscillator based on DDS and PLL. Modern Electronics Technique, 2009,32(9):115-119.

endprint

摘要由于PLL(Phase Locking Loop,鎖相環)的頻率轉換速率與分辨率較低,而DDS(Direct Digital Synthesizer,直接數字頻率合成器)所產生的頻率純度不高,基于DDS-PLL的頻率合成器能很好的解決上述問題,文章對一種基于DDS-PLL的頻率合成器進行分析。分析表明,基于DDS-PLL的頻率合成器所產生的頻率信號具有高穩定性、高精度、高分辨率與低相噪的優點。

關鍵詞DDS;PLL;VCO;LPF

中圖分類號:TN74 文獻標識碼:A 文章編號:1671-7597(2014)12-0046-01

短波接收機把頻率合成器[1]所輸出的頻率信號與所收到的射頻信號進行混頻,從而把高頻信號變成中頻信號,便于進行后續的信號處理。可見,頻率合成器的性能直接影響接收機的性能。而常用的頻率合成方法有[2]:DS(Direct Synthesizer,直接合成)、PLL與DDS。

這三種方法各有優缺點。DS的原理與實現都比較簡單,但是其輸出的頻率范圍較窄,而且輸出信號的精度、穩定性都較差。雖然PLL能夠輸出具有較好頻譜質量的高頻信號,但是該信號的分辨率并不高,并且其不支持高速的頻率切換[3]。對于DDS而言,其不僅能夠提供高速的頻率切換,還能夠輸出精度高、噪聲低、穩定性好的頻率信號,但是其輸出的頻率范圍較窄[4]。而DDS與PLL相結合的頻率合成器能很好的解決上述問題。

1DDS-PLL的頻率合成器的原理

基于DDS-PLL的頻率合成器的原理圖如圖1所示。從圖1中可以看出,頻率合成器由DDS、LPF、PLL、VCO組成。其中,為振蕩器所輸出的頻率信號,其作為DDS的參考頻率,而DDS所輸出的信號經LPF濾波后作為PLL的時鐘源。的值由DDS的頻率控制字所決定。VCO的輸出為所需要的頻率信號。

圖1基于DDS-PLL的頻率合成器的原理圖

1.1 DDS

DDS的環路輸出信號由參考頻率、頻率控制字,累加器字長所決定,其關系為:

(1)

從公式(1)可以看出,越大,DDS的頻率分辨率越好。

1.2 PLL

PLL工作流程為:在PLL內有存在兩個獨立的計數器A與N,并且A的計數范圍小于N。當PLL剛開始工作時,兩個計數器同時從零開始計數,此時前置分頻器工作在÷(V+1)狀態;當A記到最大值時,前置分頻器改變工作狀態,變成÷,同時停止計數,而當B記到最大值時,前置分頻器改變工作狀態,變成÷(V+1),同時A與B清零,重新從零開始計數。

1.3 VCO

1)VCO的輸出信號的帶寬必須滿足系統要求。

2)VCO輸出信號的頻率穩定性要高,即信號偏移始終處于環路同步范圍內。

3)盡量減少VCO的相位噪聲。

4)盡量減少VCO輸出信號的非線性失真。

5)盡量較少VCO的控制電壓的噪聲與雜波。

6)在滿足同步范圍要求的前提下,盡量減少壓控靈敏度。

圖2VCO的電路圖

2性能分析

寄生邊帶抑制能力與相位噪聲的大小是衡量頻率合成器性能的兩個重要指標。寄生邊帶產生的原因主要有兩個:一是VCO的輸入信號中含有雜波,從而導致其輸出的頻率信號包含雜波成分;二是鑒相器的輸出含有紋波電壓。為了改善頻率合成器的寄生邊帶抑制能力,通常會適當減少頻率合成器的帶寬與分頻比N,從而使得雜波的頻譜處在LPF的阻帶內,但是當過小時,會對PLL的捕獲性能產生影響。而為了減少相位噪聲,可以從以下三個方面入手:一是環路參數的設計方面;二是使用積分濾波器作為LPF;三是選用低噪、高穩定的振蕩器。

3總結

該頻率合成器所產生的頻率信號具有高穩定性、高精度、高分辨率與低相噪的優點。因此,該頻率合成器具有很好地工程與應用價值。

參考文獻

[1]Sun Jinglin, Xu Feng, Zhao Mingzhong. Design and debugging of short wave frequency synthesizer [J].Modern Electronics Technique, 2011,34(23):51-55.

[2]邱迎鋒,劉光斌.頻率合成技術:歷史、現狀及發展[J].工業儀表與自動化裝置,2005(05):12-14.

[3]Xie Xie. Design and implementation of a frequency synthesizer with low phase noise and quick frequency charging. Electronic Science and Technology,2012,25(7):21-25.

[4]Ren Peng, Zhou Ziwei,Zhu hong. Design and implementation of local oscillator based on DDS and PLL. Modern Electronics Technique, 2009,32(9):115-119.

endprint

主站蜘蛛池模板: 中文字幕欧美日韩高清| 国产美女精品一区二区| 欧美亚洲国产一区| 午夜小视频在线| 美女扒开下面流白浆在线试听| 国产网站免费| 狠狠色成人综合首页| 国产白浆视频| 成人在线综合| 日韩av无码DVD| 久久99热这里只有精品免费看 | 久久香蕉欧美精品| 成人午夜亚洲影视在线观看| 99久久精品免费视频| 欧美色图久久| 国产精品9| 无码中文字幕乱码免费2| 国产精品女人呻吟在线观看| 九色视频一区| 日本AⅤ精品一区二区三区日| 亚洲精品中文字幕无乱码| 亚洲全网成人资源在线观看| 亚洲国产中文精品va在线播放 | 国产精品美人久久久久久AV| 91精品aⅴ无码中文字字幕蜜桃 | 少妇精品在线| 永久成人无码激情视频免费| 久久五月视频| 五月婷婷亚洲综合| 91精品综合| 在线a网站| 在线一级毛片| 日韩欧美综合在线制服| 中文无码精品A∨在线观看不卡 | 91精品国产自产91精品资源| 91成人在线观看| 亚洲综合色在线| 2021国产v亚洲v天堂无码| 欧美色99| 免费看美女毛片| 亚洲欧美另类中文字幕| 成人免费网站在线观看| a级毛片免费网站| 99在线观看视频免费| 日本高清视频在线www色| 第一区免费在线观看| 亚洲欧美日韩成人在线| 国内精品久久人妻无码大片高| 99久久精品国产麻豆婷婷| 国产日韩精品欧美一区喷| 亚洲一区波多野结衣二区三区| 久久一日本道色综合久久| 亚洲一区二区约美女探花| 午夜福利无码一区二区| 无码精品福利一区二区三区| 亚洲91在线精品| 精品午夜国产福利观看| 爆乳熟妇一区二区三区| 欧美三级日韩三级| 久久国产精品无码hdav| 国产情侣一区| 国产精品香蕉在线| 亚洲综合精品第一页| av一区二区无码在线| yy6080理论大片一级久久| 一级做a爰片久久毛片毛片| 国产女人在线| 在线视频一区二区三区不卡| 午夜综合网| 亚洲午夜天堂| 91精品小视频| 九月婷婷亚洲综合在线| 女同国产精品一区二区| 久久综合色视频| 一级片免费网站| 在线免费亚洲无码视频| 欧美成人二区| 一本大道香蕉高清久久| 黄色免费在线网址| 在线精品亚洲一区二区古装| 精品国产三级在线观看| 精品一区二区三区水蜜桃|