999精品在线视频,手机成人午夜在线视频,久久不卡国产精品无码,中日无码在线观看,成人av手机在线观看,日韩精品亚洲一区中文字幕,亚洲av无码人妻,四虎国产在线观看 ?

一種自動生成Wallace樹形乘法器Verilog源代碼方法

2018-07-27 12:23:22建,
實驗室研究與探索 2018年7期
關鍵詞:符號

鄧 建, 徐 潔

(電子科技大學 計算機科學與工程學院, 成都 611731)

0 引 言

Wallace樹型乘法器[1]自上世紀60年代提出以來,由于具有并行性和低延遲的優點[2-3],一直是通用乘法器[4-7]、數字信號處理(Digital Signal Process,DSP)中的乘法運算[8-10]、浮點運算[11]、模糊控制[12]和近似計算[13]等研究領域的熱點。目前通常采用超高速集成電路,硬件描述語言(Very-High-Speed Integrated Circuit Hardware Description Language, VHDL)[14]或Verilog[15]來進行乘法器硬件的設計和仿真。

在文獻[16]中討論了Wallace樹型乘法器的結構和設計,但在實驗過程中發現:在8×8無符號位Wallace樹型乘法器的Verilog源代碼中存在3個錯誤;在后續的第9、10、11、13、14章使用了位數更多的Wallace樹型乘法器,但書中未提供相應的Verilog源代碼。為解決上述問題,根據文獻[16]中的Wallace樹型乘法器結構,設計了一個自動生成Verilog源代碼的應用程序。

1 無符號位乘法器的工作原理

無符號位二進制數的乘法運算可以通過每兩個二進制位相乘、移位和加法來實現。以兩個兩位無符號位數相乘為例,設a、b分別為兩位無符號位二進制數,則

z=(a[1]a[0])×(b[1]b[0])=

(a[1]a[0])×b[0]+(a[1]a[0])×b[1]×21=

a[0]b[0]+(a[1]b[0]+a[0]b[1])×21+

a[1]b[1]×22

(1)

式(1)中有4個乘積項,每個乘積項可以通過邏輯“與”實現。如圖1所示,如果a、b分別為8位無符號位二進制數,則總共有64個乘積項,圖1中的每個 “●”代表一個乘積項。

圖1 8×8無符號位乘法器中的乘積項

設a、b分別為M和N位無符號位二進制數,則總共有M×N個乘積項。

2 Wallace樹型乘法器的結構

對圖1中的乘積項進行累加是乘法器中耗時最多的操作[3],Wallace樹型乘法器[1]采用分級并行累加的方法進行操作。圖2是對圖1中的乘積項進行第1級的并行累加結構圖。

圖2 8×8無符號位Wallace樹型乘法器的第1級

圖2中的每個方框代表一個加法器,方框內有3個 “●”使用全加器,方框內有2個 “●”可以使用半加器或全加器,不在方框中 “●”直接送到下一級。每個加法器輸出一個向高位的進位、一個本位和。

圖3 8×8無符號位Wallace樹型乘法器的第2級

在圖2中,第1級共需要21個加法器,輸出的21個向高位的進位、21個本位和,總共42個輸出,它們作為第2級的輸入。圖3是第2級的結構圖,圖3中的“○”代表來自圖2中加法器的輸出。第2級的輸出作為第3級的輸入,第3級的輸出作為第4級的輸入,圖4、5分別表示第3、第4級的結構。

圖4 8×8無符號位Wallace樹型乘法器的第3級

圖5 8×8無符號位Wallace樹型乘法器的第4級

圖5中輸出的第00-04位可以直接作為最終輸出,第05-15位還需要送到輸出級再做一次累加,圖6為輸出級的結構。圖5、6中第15位向第16位的進位可以忽略。

圖6 8×8無符號位Wallace樹型乘法器的輸出級

3 Verilog源代碼生成算法

Wallace樹型乘法器由于乘積項和中間的加法器數量多,采用Verilog進行設計時工作量大。為提高設計效率,根據無符號位二進制數的乘法器的工作原理和Wallace樹型乘法器的結構,設計了一個自動生成Verilog代碼的應用程序。整體算法為:

GenerateWallaceTreeUnsigned(M,N, *FileName )

1. ifM=N

2. then modulename←"wallace_tree "+M

3. else modulename←"wallace_tree "+M+"x"+N

4. FileName ← modulename+ ".v"

5.fp← fopen(FileName, "wt+" )

6. GenerateFileHeader(fp, modulename,M,N)

7. products ← GenerateUnsignedProduct (fp,M,N)

8. product_tree←GenerateItemTree(M,N, products)

9. adder_tree ← new TList

10. level ← 1

11. success←GenerateAdderTreeTopLevel(fp, level, M, N, product_tree, adder_tree)

12. while success = TRUE

13. do

14. level ← level +1

15. success = GenerateAdderTreeNextLevel(fp, level,M,N, adder_tree)

16. OutputLastUnsigneLevel(fp,M,N, level )

17. if(fp≠NIL )

18. then fclose(fp)

算法中的第1~5步進行初始化工作,按照文獻[16]第3章和第9章的源代碼,生成對應的Verilog模塊名稱,創建Verilog源文件。第6步向輸出文件輸出Verilog代碼的開始部分,包括模塊和輸入輸出定義。第7步根據本文的圖1和文獻[16]第79頁生成乘積項,并輸出對應的Verilog代碼。第8步創建樹型乘法器每一級中加法器的輸入變量名稱,根據第7步生成的乘積項和本文的圖2確定第1級結構中每個加法器所使用的乘積項名稱。第9~11步創建Wallace樹型乘法器的第1級,adder_tree中包含每級所使用的加法器的輸入和輸出變量名稱,第12~15步循環創建后續每一級,直到不需要繼續創建為止。第16步創建輸出級。在創建Wallace樹型乘法器的過程中,同時輸出對應的Verilog代碼。第17~18步關閉Verilog文件。

在本算法的基礎上,根據文獻[16]中第74~77頁的方法編寫帶符號位的二進制Wallace樹型乘法器。本算法可以很方便的生成位數更多的Wallace樹型乘法器的Verilog源代碼。

在文獻[16]中第271~276頁的浮點乘法器中要用到24×24位Wallace樹型乘法器,書中只提供了Wallace樹型乘法器的結構圖,沒有提供對應的Verilog源代碼。采用本算法自動生成了8×8、24×24、24×26、24×28、26×24、26×26模塊。如表1所示,隨著位數的增加,由于乘積項變得更多,所以Wallace樹型乘法器的級數更多。如果由設計人員手工輸入,不僅效率低,而且容易出錯。

表1 M×N位無符號位Wallace樹型乘法器模塊

4 實驗仿真

采用Xilinx ISE 14.7版本設計軟件,對自動生成的Verilog源代碼進行仿真,輸入數據a分別為0和255,輸入數據b分別為0、1、2、4、8、16、32、64、255,得到與文獻[16]第82頁相同的仿真結果。

圖7 8×8無符號位Wallace樹型乘法器仿真結果[16]

但是圖7中的測試數據太少,如果采用窮盡測試,編寫雙重循環,對0~255的每兩個數進行乘法運算,發現文獻[16]中的Verilog代碼會出現運算不正確的情況。經過仔細核對,發現第80~81頁的源代碼共存在3處錯誤,經過修訂后才能得到正確的結果。造成錯誤的原因估計是因為乘積項和中間加法器的輸出項目多,手工輸入源代碼容易出錯。采用本文提出的方法,自動生成Verilog代碼,將Wallace樹型乘法器的硬件輸出與軟件的乘法結果進行65536次窮盡對比,結果一致,沒有發現錯誤。測試模塊的算法如下:

wallace_tree8_tb

1. // Inputs

2. reg [7:0]a

3. reg [7:0]b

4. // Outputs

5. wire [15:0]z

6. wallace_tree8 uut (.a(a), .b(b), .z(z))

7. task Check ;

8. input [15:0] expect

9. if(z!= expect )

10. then

11. error_count ← error_count + 1

12. $display("error :a= %x,b= %x, expect %x, but the output is %x",a,b, expect,z)

13. else

14. success_count ← success_count + 1

15. endtask

16. initial begin

17. error_count ← 0

18. success_count ← 0

19. for i from 0 to 255

20. do

21.a←i

22. for j from 0 to 255

23. do

24.b←j

25. #10 //延遲10ns

26. Check(i*j)

27. display("total_count = %d, success_count = %d, error_count = %d", success_count + error_count, success_count, error_count )

28. end

在上述算法的第25步需要延遲10 ns,目的是等待Wallace樹型乘法器的硬件結果。對于24×24、24×26、24×28、26×24、26×26模塊,也進行了仿真,取得與文獻[16]相同的結果。

5 結 語

本文提出了一種自動生成Wallace樹形乘法器Verilog源代碼的方法,可以克服人工輸入源代碼的錯誤,提高設計效率和質量。在以后的教學過程中,還可以在以下幾個方面繼續改進:① 增強對測試代碼的重視,通過大量的測試來考察乘法器的輸出是否正確;② 將乘法器下載到FPGA開發板上進行實際運行,分析其邏輯資源占用情況和延遲;③ 進一步改進Verilog代碼生成算法,在生成的Verilog代碼中自動增加注釋。采用自動生成Wallace樹形乘法器Verilog源代碼的方法可以提高同學們的學習熱情,愿意接受高難度實驗項目的挑戰。

猜你喜歡
符號
幸運符號
符號神通廣大
學符號,比多少
幼兒園(2021年6期)2021-07-28 07:42:14
“+”“-”符號的由來
靈魂的符號
散文詩(2017年17期)2018-01-31 02:34:20
怎樣填運算符號
變符號
倍圖的全符號點控制數
圖的有效符號邊控制數
草繩和奇怪的符號
主站蜘蛛池模板: 亚洲欧美人成电影在线观看| 亚洲第一极品精品无码| 综合亚洲色图| 精品视频福利| 中日韩一区二区三区中文免费视频 | 国产精品爆乳99久久| 欧洲欧美人成免费全部视频 | 亚洲国产综合自在线另类| 性色在线视频精品| 色综合中文| 日韩无码视频专区| 97在线免费视频| 女人av社区男人的天堂| 国产高清不卡| 免费国产无遮挡又黄又爽| 国产乱人伦偷精品视频AAA| 欧亚日韩Av| 免费无码一区二区| 久久婷婷国产综合尤物精品| 午夜免费小视频| 亚洲看片网| 国产高清精品在线91| 国产精品美女网站| 孕妇高潮太爽了在线观看免费| 国产精品9| 99视频精品在线观看| 久久精品国产在热久久2019| 91成人试看福利体验区| 91欧美在线| 国产在线97| 69视频国产| 香蕉精品在线| 尤物视频一区| 国内老司机精品视频在线播出| 亚洲天堂首页| 精品国产一二三区| 老司国产精品视频91| 91在线中文| 欧美日韩中文字幕二区三区| 欧美不卡在线视频| 久久黄色小视频| 亚洲av无码人妻| 国产拍揄自揄精品视频网站| 亚洲日本在线免费观看| 激情无码字幕综合| 午夜无码一区二区三区在线app| 国产精品香蕉在线| 激情网址在线观看| 欧美伦理一区| 国产欧美专区在线观看| 99久久精品免费视频| 多人乱p欧美在线观看| 国产女人在线视频| 中国美女**毛片录像在线| 青青青国产视频手机| 草逼视频国产| 久久精品人妻中文系列| 在线高清亚洲精品二区| 美女亚洲一区| 麻豆国产在线观看一区二区| 一级爱做片免费观看久久 | 91成人在线免费观看| 亚洲综合色区在线播放2019| 亚洲欧美日韩精品专区| 黄色网在线| 在线观看91香蕉国产免费| 国产一区二区三区夜色| 国产尹人香蕉综合在线电影| 中文字幕永久在线观看| 啪啪免费视频一区二区| 国产一区二区三区夜色| 毛片网站在线看| 99久久99这里只有免费的精品| yy6080理论大片一级久久| 国产成人综合亚洲欧洲色就色| 亚洲国产精品日韩欧美一区| 亚洲a级毛片| 中文精品久久久久国产网址| 成人日韩精品| 一级黄色片网| 老色鬼久久亚洲AV综合| 超碰精品无码一区二区|