[解鴻國 顏菱]
新型高線性CMOS可編程電流模放大器設計
[解鴻國 顏菱]
針對傳統CMOS電流乘除法器存在線性度不高、工作頻率低等缺點,提出了一種以平方根電路、平方/除法器電路為核心的基于MOS管跨導線性原理的新型高頻高線性CMOS電流模乘/除法器,并在此基礎上提出一種新型高頻高線性CMOS可編程電流模放大器,在TSMC 0.35μmCMOS集成工藝下進行HSPICE仿真測試表明:該乘除法器電路在3V電源電壓下,-3dB帶寬可達到35.1 MHz,非線性誤差為0.85%。提出的電流模放大器電路,與傳統的電流放大器相比線性度提高了 ,精度提高了,并且采用了相對更先進的0.35μmCMOS工藝,可節約芯片面積。
平方根電路 平方/除法器電路 乘法器/除法器 放大器
解鴻國
2012年畢業于廣西師范大學電路與系統專業,國家知識產權局專利局專利審查協作廣東中心助理研究員, 碩士,研究方向為自動控制以及集成電路設計及其應用。
顏菱
2012年畢業于中科院,國家知識產權局專利局專利審查協作廣東中心助理研究員,碩士。
隨著電流模放大器的發展,CMOS電流模放大器的研究和開發已逐漸成為主流趨勢。1975年,英國學者Barrie Gilbert基于三極管的環路提出了跨導線性電路原理。1991年,由Seevinck 和Wiegerink 提出了MOS管的跨導線性原理。近年來一些基于MOS管跨導線性原理而設計的CMOS電流模式乘法器已見于報道[1~7]。文獻[4]中Cruz-Blas等人設計出一種基于簡單的電壓到電流轉換器單元的乘/除法器,該電路帶寬有限,僅為5.5MHz,限制了其使用范圍。文獻[5]中Tanno等學者提出一種基于MOS管飽和區平方律特性設計而成的電流乘法器,該電路要求提供5V的電源電壓,電路的功耗大、線性度不好、工作頻率也不高。……