修文梁,亓婭魏
(西安電子科技大學 電路CAD研究所,陜西 西安 710071)
?
基于偽PLL的DCDC轉換器自適應斜坡補償電路
修文梁,亓婭魏
(西安電子科技大學 電路CAD研究所,陜西 西安 710071)
摘要針對時鐘外同步DCDC轉換器不同,應用頻率所需電感值不同對斜坡補償斜率的影響,提出了一種基于偽PLL的自適應斜坡補償電路。該電路能夠根據DCDC轉換器不同的外同步頻率自動調節斜坡補償斜率的大小,在保證轉換器穩定工作的同時,不會影響轉換器的帶載能力和環路的反應速度。通過基于0.35 μm 的標準CMOS工藝,對不同的外同步頻率下偽PLL電路產生自適應斜坡補償斜率的過程進行了仿真驗證,在250 kHz~1.5 MHz的頻率范圍內,偽PLL均能產生自適應的斜坡補償斜率,保證DCDC工作環路的穩定性。
關鍵詞斜坡補償;偽PLL;時鐘同步;DCDC轉換器
隨著各類便攜式電子產品和大規模集成電路的發展,傳統單模塊開關電源已不能滿足大負載、高效率、小紋波、高頻率、更小體積的應用要求,基于鎖相環時鐘外同步功能的多相交錯并聯的單電源模塊的并聯應用可滿足上述應用要求。采用峰值電流模控制模式的DCDC開關電源可降低環路補償難度[1],加快系統對輸入電壓和負載電流變化的瞬態響應速度,但當占空比>50%時,電感電流會發生次諧波振蕩[2]。既有文獻已提出了多種方法來解決次諧波振蕩的問題,例如分段斜坡補償、二次斜坡補償、自適應斜坡補償等[3-4]。但這些方法只適用于輸入輸出電壓變化導致占空比變化對斜坡補償影響的問題。所……