邢依依,陳 偉
(西安電子科技大學 電子信息攻防對抗與仿真重點實驗室,陜西 西安 710071)
?
基于FPGA的雷達目標模擬
邢依依,陳偉
(西安電子科技大學 電子信息攻防對抗與仿真重點實驗室,陜西 西安710071)
摘要目標模擬在雷達的研制和生產中,不僅能加快項目開發的進度,還可降低研制成本。文中研究了基于FPGA實現雷達目標模擬系統的方法,搭建了以Xilinx公司Virtex-6系列芯片為核心的硬件平臺。該系統可實時模擬點目標回波,能適應復雜調制波形。此外,文中還結合基于線性調頻信號的驗證,通過脈沖壓縮等方法對系統的性能進行了測試,分析了雷達回波的信息。仿真結果表明,在理論的距離為1 200 m,延遲時間8 μs的條件下距離誤差僅為11 m,延遲時間誤差0.07 μs,在本項目允許范圍內。系統可較好地實現雷達目標模擬。
關鍵詞FPGA;雷達目標模擬;脈沖壓縮
雷達發射的信號本身不包含任何信息,只有當發射信號遇到目標反射回波后才可包含目標的信息。若全部采用外場試飛,將會耗費大量的財力、物力和人力,其研制周期也相對較長,甚至在一些環境惡劣、極端天氣的條件下實驗難以進行,因此雷達目標模擬對雷達的性能和指標測試是一個關鍵部分,在現代雷達系統的研制和調試過程中,常采用目標模擬技術。
本文搭建了基于FPGA的硬件平臺并采用Xilinx的ISE可編程開發軟件平臺實現雷達目標模擬。一方面FPGA有豐富內部資源,集成度高,功耗低等優點,使得整體系統有著高精度和穩定度,另一方面。……