摘要:用FPGA芯片來實現時分復分接技術,設計復用電路和分接電路。發送端完成復用電路。在發送端將一路1024K數據、一路512K數據、7路64K數據通過時分復用,合成一路2048K數據,傳輸出去。接收端完成分接電路。在接收端,利用同步技術,從2048K數據中,分解出發送端的原始數據:一路1024K數據、一路512K數據、7路64K數據。經過波形對比驗證,分接出來的數據與原始數據一致。
關鍵詞:PCM系統;時分復分技術;數字鎖相環
DOI: 10.3969/j.issn.1005-5517.2013.3.011個二次群組成一個三次群,數碼率是34.368Mb/s;4個三次群組成一個四次群,數碼率是139.264Mb/s等等。
因為在一路復合數據里包含采樣的許多路信息,為了在收端能夠將它們一一分解,需要一定的數據結構。在數據通信領域里稱這樣的結構為幀結構。一幀是由256bit組成,分成32個時隙,時間共125μs。一幀的幀結構必然有一個開始標志,叫標志位,又叫幀首,占一個時隙8bit。被采樣的數據依次分別排列在幀標志位時隙的后面,直到第256bit,接著傳送另外一幀數據,依次這樣循環。由于數