摘要:為了給某些雷達信號處理算法的研究提供一種有效驗證手段,設計此款雷達信號模擬器。系統基于DSP+FPGA+DDS架構:以DSP為核心,將AD9957作為基本目標信號產生器,在DSP的控制下FPGA產生基帶數據提供給上變頻芯片AD9957,完成中頻模擬信號的產生。該模擬器創新地利用基于乘法器的迭代算法模擬多種類型雷達回波信號,特別適合產生大時寬信號。這種架構在產生多目標,和差信號方面比傳統方法更節省硬件資源。結果表明,該系統集成度高,可擴展性強,數據產生方法高效。
關鍵詞:模擬器;回波信號;線性調頻信號;DDS
中圖分類號:TN955-34文獻標識碼:A文章編號:1004-373X(2012)12-0126-04