摘要:介紹了基于FPGA的某型空管應答機高度源信號模擬器的電路設計過程,主要包括飛機高度數(shù)據(jù)的編碼和格式、系統(tǒng)硬件結構和工作流程以及FPGA功能模塊設計和VHDL編程實現(xiàn)等,并通過了Active HDL 6.1的仿真驗證。提出的數(shù)據(jù)轉換算法節(jié)約了FPGA芯片資源,轉換速度快,延時小。系統(tǒng)功能改進和升級十分方便,穩(wěn)定性好、可靠性高、成本低廉。
現(xiàn)代電子技術2008年21期
1《師道·教研》2024年10期
2《思維與智慧·上半月》2024年11期
3《現(xiàn)代工業(yè)經(jīng)濟和信息化》2024年2期
4《微型小說月報》2024年10期
5《工業(yè)微生物》2024年1期
6《雪蓮》2024年9期
7《世界博覽》2024年21期
8《中小企業(yè)管理與科技》2024年6期
9《現(xiàn)代食品》2024年4期
10《衛(wèi)生職業(yè)教育》2024年10期
關于參考網(wǎng)