李文彬 楊孟祥
MAX+plusⅡ可編程邏輯開發軟件是Altera公司為其FPGA/CPLD芯片設計的集成化開發工具,設計者不需要精通器件內部的復雜結構,可以用自己熟悉的設計工具(如原理圖輸入或硬件描述語言)建立設計,把設計自動換成最終所需的格式。其設計速度非常快,對于一般幾千門的電路設計,使用該軟件,從設計輸入到器件編程完畢,用戶拿到設計好的邏輯電路,大約只需幾小時。設計處理一般在數分鐘內完成。特別是在原理圖輸入等方面被認為是易使用、人機界面友善的開發軟件,特別適合初學者使用。
電子世界2005年6期
1《師道·教研》2024年10期
2《思維與智慧·上半月》2024年11期
3《現代工業經濟和信息化》2024年2期
4《微型小說月報》2024年10期
5《工業微生物》2024年1期
6《雪蓮》2024年9期
7《世界博覽》2024年21期
8《中小企業管理與科技》2024年6期
9《現代食品》2024年4期
10《衛生職業教育》2024年10期
關于參考網